IDENTIFYING DATA 2018_19
Subject (*) SISTEMES DIGITALS AVANÇATS Code 17675103
Study programme
Enginyeria i Tecnologia dels Sistemes Electrònics (2014)
Cycle 2n
Descriptors Credits Type Year Period Exam timetables and dates
4 Obligatòria Primer 1Q
Modality and teaching language
Department Eng. Electrònica, Elèctrica i Automàtica
Coordinator
CANTÓ NAVARRO, ENRIQUE FERNANDO
E-mail enrique.canto@urv.cat
Lecturers
CANTÓ NAVARRO, ENRIQUE FERNANDO
Web
General description and relevant information Diseño de sistemas digitales basados en dispositivos lógicos programables (FPGAs)

Competències
Type A Code Competences Specific
 A1 Dissenyar i implementar programari i maquinari per a sistemes electrònics digitals mitjançant dispositius de lògica programable i / o microcontroladors.
Type B Code Competences Transversal
 B5 Treballar en equip de forma cooperativa i responsabilitat compartida.
Type C Code Competences Nuclear
 C4 Expressar-se correctament de manera oral i escrita en una de les dues llengües oficials de la URV.

Resultats d'aprenentage
Type A Code Learning outcomes
 A1 Valora l'arquitectura i principals característiques de les FPGAs.
Dissenya circuits digitals utilitzant un flux de disseny HDL.
Dissenya circuits digitals utilitzant un flux de disseny gràfic.
Simula i verifica circuits digitals implementats en FPGAs.
Type B Code Learning outcomes
 B5 Contribueix a l’ establiment i aplicació dels processos de treball de l’ equip
Type C Code Learning outcomes
 C4 Produeix un text oral adequat a la situació comunicativa

Continguts
Topic Sub-topic
Introducción a las FPGAs Arquitectura general
Xilinx Spartan-6
Síntesis con VHDL Flujo de diseño
Entidad y arquitectura
Librería y paquetes STD y IEEE. Tipos de datos
Descripción RTL
Descripción estructural
Descripción comporamtiento
Síntesis con VHDL
Síntesis con Xilinx System Generator Flujo de diseño
Representación de números reales en coma fija
Bloques simulink

Planificació
Methodologies  ::  Tests
  Competences (*) Class hours
Hours outside the classroom
(**) Total hours
Activitats Introductòries
2 0 2
Sessió Magistral
A1
20 30 50
Pràctiques a laboratoris
B5
C4
17 30 47
Atenció personalitzada
1 0 1
 
 
(*) On e-learning, hours of virtual attendance of the teacher.
(**) The information in the planning table is for guidance only and does not take into account the heterogeneity of the students.

Metodologies
Methodologies
  Description
Activitats Introductòries Tutorial introductorio a las herramientas informáticas
Sessió Magistral Descripción de los contenidos teóricos
Pràctiques a laboratoris Desarrollo de los contenidos teóricos
Atenció personalitzada Asesoramiento sobre posibles problemas

Atenció personalitzada
Description
Consultes en les classes de laboratori i despatx

Avaluació
Methodologies Competences Description Weight        
Sessió Magistral
A1
Descripción de contenidos teóricos 50
Pràctiques a laboratoris
B5
C4
Desarrollo de los contenidos 50
Others  
 
Other comments and second exam session

En el caso de que los laboratorios sean suspensos, se evaluará un exámen práctico


Fonts d'informació

Bàsica Enrique Cantó, Transparences of the theorical classes, ,
Enrique Cantó, Laboratory guide, ,
Andrew Rushton, VHDL for Logic Synthesis, 3rd Edition, Wiley, 2011
Xilinx, DSP Design Flow, Xilinx, 2013

Complementària

Recomanacions

Subjects that are recommended to be taken simultaneously
CONTROL DIGITAL/17675105

(*)The teaching guide is the document in which the URV publishes the information about all its courses. It is a public document and cannot be modified. Only in exceptional cases can it be revised by the competent agent or duly revised so that it is in line with current legislation.