DADES IDENTIFICATIVES 2010_11
Assignatura (*) ESTRUCTURA DE COMPUTADORS I Codi 17081011
Ensenyament
Enginyeria Tècnica en Informàtica de Sistemes (1998)
Cicle 1r
Descriptors Crèd. Crèd. teoria Crèd. pràctics Tipus Curs Període
6 3 3 Troncal Primer Segon
Llengua d'impartició
Català
Departament Enginyeria Informàtica i Matemàtiques
Coordinador/a
ROMANÍ ALSO, SANTIAGO
Adreça electrònica santiago.romani@urv.cat
Professors/es
ROMANÍ ALSO, SANTIAGO
Web http://moodle.urv.net
Descripció general i informació rellevant En aquesta assignatura, es fa una introducció als elements bàsics del llenguatge màquina d'un computador i la seva relació amb els mecanismes del nivell hardware que els fan possibles. A més a més, s'estudien els components del subsistema d'entrada/sortida i les tècniques de sincronització i transferència de dades entre el processador i els controladors de dispositius perifèrics.
Com a conseqüència de l'extinció del pla d'estudis que estàs cursant, en aquesta assignatura es realitza a través de tutoria (excepte en els estudis de l'ETSE). Per a més informació cal consultar l'horari d'atenció personalitzada del professor.

Continguts
Tema Subtema
1. Introducció. Objectius de l’assignatura. Organització d’un computador en nivells. Subsistemes d’un computador.
2. Llenguatge màquina de l’i8086. Interfície amb memòria. Registres. Modes d’adreçament. Instruccions.
3. Tipus de dades en llenguatge màquina. Tipus elementals. Tipus estructurats.
4. Programació en llenguatge assemblador. Concepte i funcionament. Operadors. Directives.
5. Subrutines. Concepte i funcionament. Tipus de subrutines. Activació i desactivació de subrutines. Pas de paràmetres i retorn de resultats. Variables locals. Bloc d’activació. Subrutines vs. Macros.
6. Controladors de dispositiu. Tipus de dispositiu. Accés al controlador.
7. Sincronització de les operacions d’entrada/sortida. Tipus de sincronització. Enquesta. Interrupcions.
8. Comunicació en les operacions d’entrada/sortida. Transferència per Accés Directe a Memòria. Processadors especialitzats d’entrada/sortida.

Atenció personalitzada
Descripció
Horaris flexibles de consultes i seguiment individual de l'alumne a classe de problemes i classe de laboratoris.

Avaluació
 
Altres comentaris i segona convocatòria

Fonts d'informació
Bàsica Professors ECI, Documentació pròpia de l’assignatura ECI., URV, 2005
Ciriaco García de Celis, El universo digital del IBM PC, AT y PS/2., Internet, 1997
Beltrán de Heredia, J., Lenguaje Ensamblador de los 80x86, Anaya Multimedia, 1994

Complementària Patterson, D.A.; Hennessy, J.L., Estructura y diseño de computadores: interfície circuitería/programación, Reverté, 2000
Stallings, W., Organización y arquitectura de computadores, Prentice-Hall, 2000
Charte Ojeda, F, Programación en ensamblador, Anaya Multimedia, 2003

(*)La Guia docent és el document on es visualitza la proposta acadèmica de la URV. Aquest document és públic i no es pot modificar, llevat de casos excepcionals revisats per l'òrgan competent/ o degudament revisats d'acord amb la normativa vigent