DADES IDENTIFICATIVES 2011_12
Assignatura (*) ESTRUCTURA DE COMPUTADORS I Codi 17081011
Ensenyament
Enginyeria Tècnica en Informàtica de Sistemes (1998)
Cicle 1r
Descriptors Crèd. Crèd. teoria Crèd. pràctics Tipus Curs Període
6 3 3 Troncal Primer Segon
Llengua d'impartició
Català
Departament Enginyeria Informàtica i Matemàtiques
Coordinador/a
ROMANÍ ALSO, SANTIAGO
Adreça electrònica santiago.romani@urv.cat
Professors/es
ROMANÍ ALSO, SANTIAGO
Web http://moodle.urv.net
Descripció general i informació rellevant En aquesta assignatura, es fa una introducció als elements bàsics del llenguatge màquina d'un computador i la seva relació amb els mecanismes del nivell hardware que els fan possibles. A més a més, s'estudien els components del subsistema d'entrada/sortida i les tècniques de sincronització i transferència de dades entre el processador i els controladors de dispositius perifèrics.
Com a conseqüència de l'extinció del pla d'estudi que estàs cursant, en aquesta assignatura només tindràs dret a examen. Per conèixer la data de realització de l'examen consulta a l'apartat d'horaris de les assignatures. En cas d'haver de sol·licitar convocatòria extraordinària recorda que per poder matricular aquest dret d'examen hauràs de presentar una sol·licitud a la secretaria del teu Campus/Centre.

Continguts
Tema Subtema
1. Introducció. Objectius de l’assignatura. Organització d’un computador en nivells. Subsistemes d’un computador.
2. Llenguatge màquina de l’i8086. Interfície amb memòria. Registres. Modes d’adreçament. Instruccions.
3. Tipus de dades en llenguatge màquina. Tipus elementals. Tipus estructurats.
4. Programació en llenguatge assemblador. Concepte i funcionament. Operadors. Directives.
5. Subrutines. Concepte i funcionament. Tipus de subrutines. Activació i desactivació de subrutines. Pas de paràmetres i retorn de resultats. Variables locals. Bloc d’activació. Subrutines vs. Macros.
6. Controladors de dispositiu. Tipus de dispositiu. Accés al controlador.
7. Sincronització de les operacions d’entrada/sortida. Tipus de sincronització. Enquesta. Interrupcions.
8. Comunicació en les operacions d’entrada/sortida. Transferència per Accés Directe a Memòria. Processadors especialitzats d’entrada/sortida.

Atenció personalitzada
Descripció
Horaris relativament flexibles de consultes.

Avaluació
 
Altres comentaris i segona convocatòria

Examen d'ASM: traducció de trossos de programa en C a llenguatge assemblador de l'Intel (50% nota teoria).

Examen d'E/S: resolució d'un problema d'Entrada i Sortida, amb un programa principal en C i unes rutines d'E/S en llenguatge assemblador de l'Intel (50% nota teoria).

Pràctica: resolució d'una pràctica escrita en C i en llenguatge assemblador de l'Intel (100% nota pràctica)

Final = 50% nota pràctica + 50% nota teoria.

Cal obtenir una nota major o igual que 5 en cada apartat per tenir dret a aprovar.

L'avaluació en segona convocatòria és idèntica a la primera convocatòria, però només cal presentar-se de les parts que faltin aprovar (es guarden notes entre convocatòries).

Excepcionalment, es guarden les notes de les parts realitzades en cursos anteriors.


Fonts d'informació
Bàsica

Material docent (teoria, problemes, exàmens, fitxers per fer la pràctica, etc.) disponible en l'espai Moodle de l'assignatura

Complementària

(*)La Guia docent és el document on es visualitza la proposta acadèmica de la URV. Aquest document és públic i no es pot modificar, llevat de casos excepcionals revisats per l'òrgan competent/ o degudament revisats d'acord amb la normativa vigent