DADES IDENTIFICATIVES 2012_13
Assignatura (*) ELECTRÒNICA DIGITAL I Codi 17091010
Ensenyament
Enginyeria Tècnica Industrial especialitat en Electrònica Industrial (2002)
Cicle 1r
Descriptors Crèd. Crèd. teoria Crèd. pràctics Tipus Curs Període
7.5 4.5 3 Troncal Segon Primer
Llengua d'impartició
Català
Departament Eng. Electrònica, Elèctrica i Automàtica
Coordinador/a
MARSAL GARVI, LUIS FRANCISCO
Adreça electrònica lluis.marsal@urv.cat
Professors/es
MARSAL GARVI, LUIS FRANCISCO
Web http://www.etse.urv.es/EngElec/assig/edt
Descripció general i informació rellevant L'assignatura pretén explicar els fonaments tecnològics dels circuits digitals i les seves característiques. Tanmateix, s'aprofundirà en els circuits digitals complexes (dispositius programables, memòria, convertidors AD i DA). S'introduirà també la màquina senzilla.
Com a conseqüència de l'extinció del pla d'estudi que estàs cursant, en aquesta assignatura només tindràs dret a examen. Per conèixer la data de realització de l'examen consulta a l'apartat d'horaris de les assignatures. En cas d'haver de sol·licitar convocatòria extraordinària recorda que per poder matricular aquest dret d'examen hauràs de presentar una sol·licitud a la secretaria del teu Campus/Centre.

Continguts
Tema Subtema
1. Introducció (2) 1.1 Presentació del curs.
1.2 Introducció a les alternatives de disseny digital.
2. Definició i propietats bàsiques dels circuits integrats (4) 2.1 Paràmetres elèctrics d'una porta lgica
2.2 Families lògiques.
3. circuits lògics MOS (10) 3.1 Revisió del transistor MOSFET.
3.2 Inversor CMOS
3.4 Otres portas lògicas CMOS: NOR, NAND, portes de pas
3.5 Caracterització elèctrica: resistència i retards
4. disseny digital (6) 4.1 Síntesi de funcions combinacionals: amb transistores de paso, ULM.
4.2 Lògica CMOS amb rellotge: P-E, C2MOS, Dominó, NO-RAce.
4.3 Estratègies de rellotge en el disseny secuencial: Race Condition, Clock Skew.
5. dispositius lògics programables (8) 5.1 Introducción y conceptos generales
5.2 Arquitectura PALs
5.3 Arquitectura PLAs.
5.4 Arquitectura CPLDs.
5.5 Arquitectura FPGAs.
5.6 Entorns de desenvolupament: Companyies EDA, Fluxe de disseny, Tipus d' entrada, HDL d'alt nivell.
6. Subsistemes digitals (12) .1 Convertidors D/A y A/D.
6.1.1 Errors dels ADC y DAC
6.1.2 Arquitectures y característiques bàsiques DACs
6.1.3 Arquitectures y característiques básiques ADCs:
6.2 Memories: ROM, SRAM, DRAM.
6.3 Circuits procesadors de senyal DSP
7. Introducció a les noves metodologíes de disseny (6) 7.1 Conceptes básics
7.2 Alternatives de disseny digital
7.3 Metodologíes de disseny
7.4 Eines CAD de disseny
7.5 Llenguatges de descripció de hardware
8. Exemple pràctic de disseny: el microcontrolador senzill (10) 8.1 Estructura bàsica
8.2 Disseny de la memòria
8.3 Disseny de la CPU
8.4 Disseny E/S

Atenció personalitzada
Descripció
El professor resoldrà els dubtes dels alumnes al seu despatx durant el seu horari de consultes

Avaluació
 
Altres comentaris i segona convocatòria

Fonts d'informació
Bàsica B. Iñiguez, L.F. Marsal, N. cañellas,, Introducció als sistemes digitals,, Cossetània, 2004
Weste, NH. et alt.,, Principles of CMOS VLSI Design., Addison Wesley, 1993
Deschamps, J.P., Sìntesis de circuitos digitales, Thomson,

Complementària

(*)La Guia docent és el document on es visualitza la proposta acadèmica de la URV. Aquest document és públic i no es pot modificar, llevat de casos excepcionals revisats per l'òrgan competent/ o degudament revisats d'acord amb la normativa vigent