DADES IDENTIFICATIVES 2007_08
Assignatura DISSENY DE CIRCUITS INTEGRATS Codi 17091208
Ensenyament
Enginyeria Tècnica Industrial especialitat en Electrònica Industrial (2002)
Cicle 1er
Descriptors Crèd. Crèd. teoria Crèd. pràctics Tipus Curs Període
4.5 1.5 3 Optativa Segon
Llengua d'impartició
Castellà
Català
Departament Eng. Electrònica, Elèctrica i Automàtica
Coordinador/a
CANTÓ NAVARRO, ENRIQUE FERNANDO
Adreça electrònica enrique.canto@urv.cat
Professors/es
CANTÓ NAVARRO, ENRIQUE FERNANDO
Web
Descripció general i informació rellevant Entendre el procés de disseny d' un circuit integrat digital, aprendre a utilitzar un sistema de desenvolupament de circuits integrats digitals

Competències
Codi  
A3 Dissenyar un sistema, component o procés de l'àmbit de l'electrònica per a complir les especificacions requerides.
A4 Identificar, formular i resoldre problemes d'enginyeria electrònica en el camp industrial.
A5 Utilitzar les tècniques, habilitats i eines de l'enginyeria moderna necessàries per la pràctica en l'enginyeria electrònica.
A6 Determinar la dimensió dels recursos necessaris i utilitzar-los amb eficàcia, a partir del coneixement de les tecnologies bàsiques electròniques per qualsevol àmbit d'aplicació a la indústria.
B2 Resoldre problemes de forma efectiva.
B4 Treballar de forma autònoma amb iniciativa.

Objectius d'aprenentatge
Objectius Competències
Repàs d' electrònica A3
A4
Disseny de circuits integrats (layout) A3
A4
A5
A6
B2
B4
Llenguatge de descripció (VHDL) A3
A4
A5
A6
B2
B4
Test de circuits integrats A3
A4

Continguts
Tema Subtema
Repàs d' electrònica digital Transistors MOS
Inversor CMOS
Portes lògiques CMOS: Interruptor CMOS, Lògica complementària, Lògica pseudo-NMOS, Lògica amb transistors de pas (pass-transistor logic), Lògica dinàmica
Dispositius biestables: Latches SR, Latch pseudo-estàtic i flip-flops mestre - esclau, Flip-flop dinàmic, Schmitt trigger
Plans de portes i memòries: Plans AND i OR, PLA, Memòries passives (ROM), Memòries actives (SRAM, DRAM),
Connexions i sincronització: Línies de connexió, Amplificadors, Sincronització, Metaestabilitat
Disseny de circuits integrats Estratègies de disseny
Etapes del disseny i eines de desenvolupament
El llenguatge VHDL Circuits combinacionals, circuits seqüencials, simulació
Test de circuits integrats Rendiment de fabricació, vectors de test, observabilitat, controlabilitat, tècniques específiques
Pràctiques Traçat de circuits (transistors, inversors, portes, biestables, memòries)
Generació de models VHDL i síntesi
Realització d' un projecte

Planificació
Metodologies  ::  Proves
  Competències (*) Hores a classe Hores fora de classe (**) Hores totals
Activitats Introductòries
1 0 1
 
Sessió Magistral
10 10 20
Pràctiques a laboratoris
28 42 70
Resolució de problemes, exercicis a l'aula ordinària
2 3.5 5.5
 
Atenció personalitzada
2 0 2
 
Proves objectives de preguntes curtes
2 10 12
Proves pràctiques
2 0 2
 
(*) En el cas de docència no presencial, són les hores de treball amb suport vitual del professor.
(**) Les dades que apareixen a la taula de planificació són de caràcter orientatiu, considerant l’heterogeneïtat de l’alumnat

Metodologies
Metodologies
  Descripció
Activitats Introductòries Justificació de l' assignatura, ubicació dins dels estudis d' electrònica, temari
Sessió Magistral Repàs d' electrònica, descripció de metodologies i eines de desenvolupament, preparació dels treballs pràctics
Pràctiques a laboratoris Disseny de circuits (layout i VHDL)
Resolució de problemes, exercicis a l'aula ordinària Càlcul de dimensions de transistors, de temps de propagació, de consum


Atenció personalitzada
 
Sessió Magistral
Resolució de problemes, exercicis a l'aula ordinària
Atenció personalitzada
Descripció
Atenció durant les classes pràctiques, consultes al despatx del professor

Avaluació
  Descripció Pes
Pràctiques a laboratoris S’avaluarà el treball realitzat al laboratori. S’avaluarà cadascun dels informes presentats per cadascuna de les pràctiques 35%
Proves objectives de preguntes curtes Examen escrit: problemes, preguntes curtes 30%
Proves pràctiques Examen al laboratori 35%
 
Altres comentaris i segona convocatòria

Fonts d'informació

Bàsica J.M.Rabaey, A.Chandrakasan and B.Nikolic, Digital Integrated Circuits: a Design Perspective, Prentice Hall, 2003
J.-P.Deschamps, Síntesis de Circuitos Digitales: Un enfoque algorítmico, Thomson, 2002

Complementària , , ,
J.-P.Deschamps, G.A.Bioul, and G.D.Sutter, Synthesis of Arithmetic Circuits: FPGA, ASIC and embedded systems, Wiley, 2006

Recomanacions


Assignatures que es recomana haver cursat prèviament
ELECTRÒNICA ANALÒGICA/17091008
ELECTRÒNICA DIGITAL I/17091010
ELECTRÒNICA DIGITAL II/17091106