DADES IDENTIFICATIVES 2010_11
Assignatura (*) INTRODUCCIÓ ALS COMPUTADORS Codi 17111006
Ensenyament
Enginyeria Tècnica en Telecomunicacions, Especialitat en Telemàtica (2003)
Cicle 1r
Descriptors Crèd. Crèd. teoria Crèd. pràctics Tipus Curs Període
7.5 4.5 3 Troncal Primer Segon
Llengua d'impartició
Català
Departament Enginyeria Informàtica i Matemàtiques
Coordinador/a
GARCÍA FAMOSO, MARÍA MONTSERRAT
Adreça electrònica montse.garcia@urv.cat
Professors/es
GARCÍA FAMOSO, MARÍA MONTSERRAT
Web http://http://moodle.urv.cat/
Descripció general i informació rellevant L’assignatura imparteix els coneixements bàsics relatius al funcionament dels computadors a baix nivell, és a dir, sobre l’estructura del Hardware (processador, memòria, controladors d’entrada/sortida) i la seva programació en Llenguatge Màquina. Aquests coneixements han de proporcionar a l’estudiant una bona base que li permeti entendre, utilitzar, dissenyar i avaluar sistemes telemàtics basats en computadors, els quals constitueixen una eina primordial per controlar, distribuir i processar els fluxos d’informació que la societat actual genera.
Com a conseqüència de l'extinció del pla d'estudis que estàs cursant, en aquesta assignatura es realitza a través de tutoria (excepte en els estudis de l'ETSE). Per a més informació cal consultar l'horari d'atenció personalitzada del professor.

Continguts
Tema Subtema
1.Introducció Objectius de l’assignatura. Nivells funcionals d’un computador. Subsistemes d’un computador de Von Newman. Concepte de programació d’un computador.
2.Llenguatge Màquina Format d’instruccions i dades. Modes d’adreçament. Repertori d’instruccions. Programació en Llenguatge Assemblador. Subrutines.
3.Procesador senzill Introducció. Repàs circuit lògics. Unitat de Procés. Unitat de Control. Modificacions. Microprogramació.
Processament Segmentat. Processament Vectorial. Processament Paral·lel.
4.Memòria Jerarquia de memòria. Memòria Principal. Memòria Caché. Memòria Virtual.
5.Entrada/Sortida Controladors de dispositius. Sincronització de les operacions d’Entrada/Sortida: Enquesta i Interrupcions. Accés directe a memòria (DMA).

Atenció personalitzada
Descripció
Els alumnes poden acudir personalment al despatx del professor dins les hores de consulta o a l'aula, per tal de plantejar-li qualsevol dubte relacionat amb l'explicació teòrica o pràctica, relització de problemes o pràctiques i resolució d'exàmens d'altres anys.

Avaluació
 
Altres comentaris i segona convocatòria

Per aprovar, cal tenir nota en els següents apartats: pràctiques a laboratoris, proves de desenvolupament i proves objectives de tipo test.

La segona convocatòria té la estructura similar que l'avaluació continuada.


Fonts d'informació
Bàsica De Miguel Anasagasti, P., Fundamentos de los computadores, Thomson, 2004
Steve Furber , ARM system on-chip architecture. , Addison-Wesley , 2000

Complementària Forouzan, B.A., Introduccion a la ciencia de la computacion, Thomson, 2003
W. Stallings, Organización y Arquitectura de Computadores (4 Ed.), Prentice-Hall, 1997
David A. Patterson, John L. Hennessy, Estructura y diseño de computadores, Reverté S.A., 2000

(*)La Guia docent és el document on es visualitza la proposta acadèmica de la URV. Aquest document és públic i no es pot modificar, llevat de casos excepcionals revisats per l'òrgan competent/ o degudament revisats d'acord amb la normativa vigent